TI您好,
我在运行Demo中的image_Processing工程,编译成功,生成的二进制文件时小端的,但是下载到开发板时,报错:大小端不对。
(1)C6678L不是支持小端的板子吗?为什么会支持大端?
(2)配置工程,将Device endianness 中改写成big,编译发生报错趁#16001 object files have incompatible byte orderings image_processing_evmc6678l_slave
现在的问题是:板子怎么调节支持小端,或是将工程编译成大端。
希望得到您的指导,谢谢
Jicheng Chen:
回复 Denny%20Yang99373:
但是还是不行啊 但我链接core0核时,CCS的左下角,就会自动出现BE的标志,直接默认链接的是大端,我需要的是小端?
Jicheng Chen:
回复 Denny%20Yang99373:
(1)sw3~sw6全部位于NO,
(2)通过.CCXML文件链接板子,配置.gel文件为C:\ti\ccsv5\ccs_base\emulation\boards\evmc6678l\gel文件。
(3)然后连接core0,为什么CCS5.5自动认为链接大端目标1,在左下方出现BE标志。
如何让其默认为小端??
Jicheng Chen:
回复 Jicheng Chen:
已解决