参考TI C6678evm设计的一个C6674 DSP板,当在上电前boot模式选择时选择SRIO boot(GPIO3-1选择001),PLL时钟选择50MHZ时(GPIO13-11选择000),其余的GPIO都设为0,运行K1_STK_v1.1中的memory_performance程序,打印的PLL Configuration implies the input clock for core有时候 显示的不是我设置的50MHZ,有的时候显示50MHZ。使用TI 的C6678evm就每次打印显示都是50MHZ,memory测试速度跟TI的一致。下图是GPIO boot接口设计
Sunny:
上电后设为no boot模式,测试SYSCLKOUT没有输出,连接仿真器后测到166.7MHZ,然而用TI的开发板设为no boot模式上电后就可以测到16.67MHZ
Shine:
回复 Sunny:
请问你的c6674硅版本是1.0吗? 如果是1.0的话,PLL有bug。Advisory 8 Multiple PLLs May Not Lock After Power-on Reset Issuehttp://www.ti.com/lit/er/sprz341h/sprz341h.pdf
Sunny:
回复 Shine:
我的是2.0版本的