TI中文支持网
TI专业的中文技术问题搜集分享网站

C6654 MIF+EDMA通讯频繁进中断是否会有问题?

你好,

我们项目中需要使用FPGA来采集数据,DSP读取FPGA数据来进行处理,DSP和FPGA之间采用EMIF进行通信,FPGA大概每2us产生一组有效数据(大概20Bytes)。

如果采用中断的方式进行处理,也就是每次FPGA采集到数据之后通过GPIO中断方式通知DSP,然后DSP通过EDMA+EMIF的方式读取FPGA数据,EDMA在读取每组数据后会再次产生中断通知DSP。。

请问DSP如此频繁进中断(差不多每两秒就要产生两次中断),是否会对导致程序产生问题,例如导致程序跑飞,在网上查的时候看到有人因为太频繁进中断导致程序跑飞的问题?

或者是否有其他更好的处理方式?

user4504841:

回复 Shine:

好的,谢谢

赞(0)
未经允许不得转载:TI中文支持网 » C6654 MIF+EDMA通讯频繁进中断是否会有问题?
分享到: 更多 (0)