板卡上 fpga 与 omap 用 异步总线EMIFA相连,接片选CS5, CS5长度 120ns,读信号 rd长度 90ns,turnaround time 设为 2,连续 读 fpga中 fifo时 ,发现 两次 读 间隔时间较长达 到300ns ,导致 读周期达到420ns,速率太慢,请问 怎么解决,原因 是什么?谢谢!!
xiaohuan lee:
您好,请问能提供下您是怎么去读的资料吗?我想把读的过程放在DSPLINK的一个示例中。能提供下资料吗?谢谢
板卡上 fpga 与 omap 用 异步总线EMIFA相连,接片选CS5, CS5长度 120ns,读信号 rd长度 90ns,turnaround time 设为 2,连续 读 fpga中 fifo时 ,发现 两次 读 间隔时间较长达 到300ns ,导致 读周期达到420ns,速率太慢,请问 怎么解决,原因 是什么?谢谢!!
您好,请问能提供下您是怎么去读的资料吗?我想把读的过程放在DSPLINK的一个示例中。能提供下资料吗?谢谢