当FPGA的复位管脚和DSP的复位管脚连在一起,并且FPGA的boot和DSP的boot管脚也连在一起,现在当FPGA加载的时候,DSP也加载,但是从boot管脚读取的模式就不对了,导致dsp加载不成功,而又不能使FPGA加载成功之后通过RESET管脚对DSP复位,不然FPGA也复位了,又循环开始了就。想问下有没有其他的复位方式在FPGA成功加载之后,再对DSP复位,或者有什么好的方式可以让其加载成功。谢谢!
Shine:
请问DSP的复位信号和boot管脚是FPGA给的还是其他器件给的?
user4158800:
回复 Shine:
复位信号是从看门狗出来的复位信号,boot管脚和FPGA连一块了
Shine:
回复 user4158800:
DSP和FPGA不要使用同一个reset信号,FPGA起来之后,FPGA去给DSP一个reset信号。
user4158800:
回复 Shine:
现在硬件已经连在一起来了,就是想问还有没有别的解决办法