我板子的设计:
1) DDR选用的是MT47H256M8EB-25E
2)PHY网口芯片选用TI 公司的DP83865,选用RGMII模式,PHY ADDR设置的为1
3)配置了NAND flash,选用MT29F8G16ADADAH4
4)UART和SD卡也进行了设计,与开发板相同
主要是PHY网口芯片与开发板选型不同,我是在ti/am335x的board基础上进行更改的,请问我都需要在哪些部分进行更改?board文件中有一段如下:
/*
*
* CPSW RGMII Internal Delay Mode is not supported in all PVT
* operating points. So we must set the TX clock delay feature
* in the AR8051 PHY. Since we only support a single ethernet
* device in U-Boot, we only do this for the first instance.
*/
请问这个注释中的需要设置TX时延在PHY中,对于我选用的DP83865也是需要的么?没太懂这部分。
另外,board中DDR2是MT47H128M16RT25E,我需要进行修改么?还是直接用也可以?
谢谢各位专家帮助啦,急需解决!
Yalan Han:
请求解答,谢谢