请问dm8168的时钟频率是可以配置的吗 出厂时的默认频率是多少 给dsp的时钟频率
Eason Wang:
当然能改,默认频率在启动的时候串口就会打。你去代码里面搜打印出来的关键字就知道怎么改了
hui ma:
回复 Eason Wang:
谢谢你~~
我看了一下,是开头uboot的时候打印的这个吧,第二个是不是写错了 应该就是dsp把,不是ddr吧
U-Boot 2010.06 (May 04 2012 – 10:17:32)
TI8168-GP rev 1.1
ARM clk: 987MHzDDR clk: 796MHzHDVICP clk: 600MHzL3 Fast clk: 560MHzHDVPSS clk: 280MHzDucati M3 clk: 280MHz
Eason Wang:
回复 hui ma:
DDR没错的。
DSP 的配置就在附近吧
顺便,你用的是什么版本的RDK啊,还有,芯片版本略旧,现在都2.0,2.1了
hui ma:
回复 Eason Wang:
用的是DVRRDK_02.00.00.23这个版本
关于clk的打印信息就是开头这一块,没有找到dsp的
我看8168的datasheet上关于clk的这个表格,ddr不应该是SYSCLK8么,根据表格中SYSCLK1和SYSCLK2的数值,我还以为是ARM clk: 987MHz DDR clk: 796MHz 这俩呢(800M 1.0G)
hui ma:
回复 hui ma:
上面的表格截图好像显示不了
——————————————————————————————————
SYSCLK1 Blank 800 MHz 2 1.0 GHz To C674x DSP 4 1.125 GHzSYSCLK2 Blank 1.0 GHz 2 1.2 GHz To ARM Cortex-A8 4 1.35 GHzSYSCLK3 Blank 533 MHz 2 600 MHz To HDVICP2s 4 675 MHzSYSCLK4 ~500 MHz L3, OCP clock for HDVPSS, TPTCs, TPCC, DMM, Unicache clock for Media Controller, EDMASYSCLK5 Blank 250 MHz 2 280 MHz L3, L4_HS, OCP clock for EMAC, SATA, PCIe, Media 4 300 MHz Controller, OCMC RAMSYSCLK6 ~125 MHz L3, L4_STD, UART, I2C, SPI, SD, SDIO, TIMER, GPIO, PRCM, McASP, McBSP, GPMC, ELM, HDMI, WDT, Mailbox, RTC, Spinlock, SmartReflex and USBSYSCLK8 Blank 380 MHz 2 380 MHz DMM, DDR OCP clock 4 450 MHz
Eason Wang:
回复 hui ma:
那就改SYSCLK1啊,在TRM里面有寄存器的,回到代码里搜一下就好。
另外,你找到了ARM和DDR在哪里配置的了,DSP应该就在旁边。。。
hui ma:
回复 Eason Wang:
那就是要改uboot的源代码 然后重新生成uboot的镜像文件烧到芯片上去吧
看那表格的意思,应该就是可配置为 800 MHz、1.0 GHz、1.125 GHz这三种选择吧,即使默认的是最小,那也是800M,挺大的了 看来速度慢应该不是时钟问题
谢谢你了