-
U-Boot 2010.06 (Aug 15 2016 – 23:20:13) DM385_IPNC_3.80.00
DM385-GP rev 1.1
ARM clk: 600MHz
DDR clk: 533MHz
L3 clk: 200MHz
IVA clk: 450MHz
ISS clk: 400MHz
DSP Default OFF
DSS Default OFFDRAM: 2 GiB
DCACHE: Off
NAND: HW ECC BCH8 Selected
256 MiB
Using default environmentThe 2nd stage U-Boot will now be auto-loaded
Please do not interrupt the countdown till DM385_IPNC prompt if 2nd stage is alr
eady flashed
Hit any key to stop autoboot: 0NAND read: device 0 offset 0x20000, size 0x40000
卡在这里,有时候启动正常。不是每次都是卡在这里,不知道什么原因。
Chris Meng:
Xin Jin,
你的DDR布线是否严格按照数据手册来做的?DDR SW leveling有做过吗?
可以降低DDR到400Mhz,测试一下。
jin xin:
回复 Chris Meng:
你好,谢谢你的回复,我没有预留jtag接口,怎么做DDR SW leveling,可不可以直接把那个.out文件通过网口,可不可以直接下载到DDR运行
Chris Meng:
回复 jin xin:
Xin Jin,
抱歉,只能使用JTAG+CCS。你能飞线出来么?