TI中文支持网
TI专业的中文技术问题搜集分享网站

关于DLPC900配合DLP6500的设计问题

你好,我准备使用DLPC900配合DLP6500FYE设计一套投影装置的控制板。现在考虑到了几个问题:

1、在TI的参考设计中,称由于软排线的阻抗不匹配,在DLPC900的LVDS接口上需要一个RC网络。这个RC网络在我们自己的设计中是否可以省去?有没有软排线的选型推荐?

2、如果我们只需要一个单色LED,是否需要把R、G、B三个EN信号和PWM信号整合成一个?比如使用两个3输入或门。

3、在DLPC900的Datasheet首页中,介绍了他的高速Pattern显示可以达到External Input的360Hz。因为这正好是120Hz的三倍,想知道这是通过Normal Video Mode的RGB 30-bit输入实现的么?是不是这样就可以打破最多50张8-bit灰度图的限制?有没有具体一点的信息?

4、我们有没有办法使用自己的程序来制作带有Pre-loaded Pattern的固件并通过USB的指令下载?或者通过USB的Firmware Programming指令可不可以只更新Firmware里的Pattern?

多谢您的解答。

Jeremy Wu:

1. 这个软排线要求比较高, RC是用来做阻抗匹配.

flex cable可以参考或选择类似的.

http://www.ti.com/tool/dlp5500flex

2. 这个要根据你们需要来.RGB EN表示和DLPC900同步显示数据.

3. 可以这样理解,但是50张8BIts是在内部memory,速度是1031Hz.

4.你可以参考flashimage.c, flashloader.c, firmware.c

分析FLASH的存储结构,写需要的地址数据.

赞(0)
未经允许不得转载:TI中文支持网 » 关于DLPC900配合DLP6500的设计问题
分享到: 更多 (0)