想用F28M35设计一款嵌入式硬件,其中扩展的并口比较简单,8位即可,且地址线只需用3位即可,再加上读、写,最少用13个PIN即可。考虑外部用CPLD协助,所以打算用general-purpose模式来扩展。我的问题是:这样的扩展,我所用的信号13个管脚之外的PIN,是否可以设置他用?是不是也同时被EPI抢占了呢?
谢谢。
SUN wang:
另外,想咨询一下,general-purpose下,Frame信号在什么情况下生效?F28M35的DATESHEET中没有提到,在此模式下的clock,这个CLOCK相对CPU的主频,可以设置为多少分频?我想把它作为CPLD的主频输入。
想用F28M35设计一款嵌入式硬件,其中扩展的并口比较简单,8位即可,且地址线只需用3位即可,再加上读、写,最少用13个PIN即可。考虑外部用CPLD协助,所以打算用general-purpose模式来扩展。我的问题是:这样的扩展,我所用的信号13个管脚之外的PIN,是否可以设置他用?是不是也同时被EPI抢占了呢?
谢谢。
SUN wang:
还是没人理啊?我就纳闷了,F28M35这么好的平台,为什么网上的资料少的可怜,关注的人也是凤毛麟角,具体什么情况?
想用F28M35设计一款嵌入式硬件,其中扩展的并口比较简单,8位即可,且地址线只需用3位即可,再加上读、写,最少用13个PIN即可。考虑外部用CPLD协助,所以打算用general-purpose模式来扩展。我的问题是:这样的扩展,我所用的信号13个管脚之外的PIN,是否可以设置他用?是不是也同时被EPI抢占了呢?
谢谢。
Rayna Wang:
回复 SUN wang:
关于F28M35 EPI的问题请参考下面链接中的内容
e2e.ti.com/…/163487
e2e.ti.com/…/391344
另外下面链接是关于F28M35的资料:
processors.wiki.ti.com/…/F28M35x_Workshop
software-dl.ti.com/…/F28M35x_Workshop_3-0.pdf
希望能够帮助到您,谢谢!