Part Number:LM76005
使用LM76005设计的降压电路,一块板子上面会有同样配置的多路模块,大部分产品默认输出在45.5V左右,不会相差太多,基本是符合理论设计的,但是会有随机的个别模块会出现42V,44V,概率在3%左右。改变FB的电阻,电压也会随着改变,取下这部分芯片和正常的芯片交叉,现象会随着交叉。更换新的芯片,这些电压低的部分会正常输出到45.5V左右。请问下,可能原因是什么?SYNC引脚连到VCC引脚是否可以?因为我看手册写的最高2V,除此之外,我没看到其他部分有什么问题。
以下是原理图
h d:
输入48V,输出期望是45.5V
,
FRANK1:
感谢您对TI产品的关注!关于你的咨询, 不建议SYNC引脚连到VCC。The LM76005 switching action can also be synchronized to an external clock from 200 kHz to 500 kHz. TI recommends connecting an external clock to the SYNC pin with an appropriate termination resistor. Ground the SYNC pin if not used.The recommendations for the external clock include high level no lower than 2 V, low level no higher than 0.4 V,duty cycle between 10% and 90%, and both positive and negative pulse width no shorter than 80 ns。
LM76005支持TI的电源设计工具webench,你可以对照检查下webench生成的电路。https://www.ti.com/product/LM76005
,
h d:
我不想外接时钟,只希望将SYNC/MODE脚拉高,使用FPWM模式,必须接2V是吗?我对照了webench没有发现异常,那么这种随机出现的原因还有什么可能吗
,
FRANK1:
随机出现太具有偶然性,无法判断。
有可能跟你的布局走线也有关系。