TI中文支持网
TI专业的中文技术问题搜集分享网站

DS90UB9702-Q1: PDB引脚的硬件设计

Part Number:DS90UB9702-Q1

Hi,TI team:

      规格书的推荐设计是10k上拉+10uF到GND;我们当前的设计是使用一个10k下拉+0.01uF电容接到GND,PDB引脚接到MCU,PDB引脚默认拉低,9702的上电时序由MCU控制,9702的1.8V和1.1V上电,然后MCU再拉高PDB引脚。请问,我们的设计是否有问题?

Alice:

您好,   为了保证芯片上电时序,建议按照数据手册设计。

,

Yao Zeng:

嗯,是的,手册要求PDB的上升时间大于100us,所以按照我当前的设计,只要满足手册的上电时序要求,芯片也是可以正常工作的,是吧?

,

Alice:

您好,

      不仅是PDB的上升时间,还有其他电源的上电时序要求,都要符合,否则芯片可能会进入无法确定的状态。

,

Yao Zeng:

肯定的,会完全满足spec给出的上电时序要求。

赞(0)
未经允许不得转载:TI中文支持网 » DS90UB9702-Q1: PDB引脚的硬件设计
分享到: 更多 (0)