Part Number:SN74AXC4T774
您好:
我们在评估电平转换方案,需要将1.1V的SVID总线与3.3V的FPGA的GPIO连接。SVID总线通信频率20MHz
SVID总线上有一个50Ω的电阻,下拉到0.2V附近需要一个下拉电流约为20mA的电平转换芯片。但是SN74AXC4T774芯片手册中显示单个Pin只有3mA的能力
想要问下是否可以将多个Pin并联使用,来增强下拉能力?也就是将下图的DIR1~4连在一起作为一个方向Pin,A1~A4连在一起,B1~B4连在一起,4路当作1路转换芯片来使用。是否可以这样应用?如果不可以的话,是否有低电压大驱动能力的芯片推荐?
Kailyn Chen:
您好,我看了下其他电平转换器件。驱动能力较高的话不能实现1.1V的电平转换。
可以将多个并联接在一起增大驱动能力。保证输出都是同一个状态(比如都是高或者低)。
参考这篇FAQ:
https://e2e.ti.com/support/logic-group/logic/f/logic-forum/761864/faq-can-i-connect-two-outputs-from-a-cmos-logic-device-together-directly