Part Number:DP83867IS
Hi Ti experts,
My schematic is as follow。The PC cannot find the PHY when power on the circuit。
I do the following try:
1.Add the divider capacitor in XI pin as follows,the value of CD1 and CD2 is 27 pF.
2.Remove resistor R238 and R240;change the value of R235 to10 kΩ,and change the value of R236 to 2.49kΩ;let one pin of R236 connect to net ETHA_LED0 and another to .
3.Change the RJ45 to the next circuit and connect withby a capacitor of 4.7nF
Amy Luo:
您好,
建议先按照下面应用手册做各方面的检查:
DP83867 疑难解答指南 (Rev. B)
担心中文版本翻译的不准确,也附上英文版本连接:DP83867 Troubleshooting Guide
,
user6101035:
Amy您好,
感谢您的帮助,目前测试发现一个新问题,我按照手册的mode3配置了VQFN封装的38引脚RX_CTRL,即Rhi=5.76KΩ,Rio=2.49KΩ,正常上电之后测到这个引脚的电压为0.03V,我们测试了所有的供电均正常,RBIAS 电阻两端电压为1V,请问这是什么原因呢。
谢谢!
,
Amy Luo:
RX_CTRL 管脚的电压就是内部电阻和外接电阻网络的分压,VDDIO电压没问题的话,看下Rhi和Rlo电阻焊接是否存在问题?或者多测试几块板子也是这种情况吗?
,
user6101035:
VDDIO的电压测过了是3.3V没问题,电阻焊接也检查过没有问题,也测试了多块板子情况相同,用示波器抓了系统上电时RX_CTRL引脚的信号如下图所示,有160ms左右时间电压正常,之后就被拉低到0.03V左右。
,
user6101035:
下图通道1黄色的信号是RESETN,通道3蓝色的信号是RX_CTRL,此波形是上电时的波形,RX_CTRL的电压在上升过程中有个回拉的过程,请问可能是什么原因呢
,
Amy Luo:
您现在RX_CTRL不会被拉低0.03V了是吗?您是通过下面寄存器解决的吗?
https://e2e.ti.com/support/interface-group/interface/f/interface-forum/548696/dp83867is-rx_ctrl
不太确定是不是与RESETN信号上升沿的回沟有关,您每次RESETN 都有这个现象吗?
,
user6101035:
RX_CTRL还是被拉低到0.3V,后面的图是放大的,电压下降过程没有出现在显示界面中,可以看下时间刻度。
每次RESETN的波形都与上图一致。
,
Amy Luo:
你如上截图配置0x0031寄存器后,RX_CTRL还是被拉低到0.3V吗?
RESETN管脚是否对地有电容,建议加个小电容,平滑一下RESETN上电波形。
,
user6101035:
加了100nF的电容,此处配置没有问题,读取了寄存器显示确实是处于自动协商状态。
但是目前还是无法正常link partner,目前有个问题需要咨询一下,如下:
为何《DP83867 datasheet》里面DP83867输出的差分对信号连接到RJ-45 Connector上的点位和参考设计文档《snlu209》的不一致,这个对应关系不正确可能会导致link失败吗?
,
user6101035:
采样了MEDIA DEPENDENT INTERFACE的信号如下图所示,完全正常
读取了寄存器,除link相关的状态位,其他位都正常,但是就是无法link,请问还有什么可以排查的地方吗
,
Amy Luo:
user6101035 说:这个对应关系不正确可能会导致link失败吗?
是的,需要有正确的对应关系。
,
user6101035:
Dear Amy,
感谢你的帮助,现在PHY可以和其他partner自动协商成功,之前一直不成功的原因是media interface线序不正确。
接下来还有个问题需要您的帮助:目前我们使用的是RJ45和变压器分为两个器件的方案,请问是否有将变压器集成在RJ45里面的器件可以适用于DP83867
,
Amy Luo:
很高兴您的问题已解决!
这个问题持续的时间比较长了且这是一个新的问题,建议您发新帖,以便我们及时跟进和回复,谢谢您的理解和配合。