TI中文支持网
TI专业的中文技术问题搜集分享网站

ADS131B23-Q1: 这种Δ-∑型的ADC前端的RC设计有啥注意的嘛,还是仅仅是滤波的呢?

Part Number:ADS131B23-Q1Other Parts Discussed in Thread:ADS127L01

Hi:

在TI precision labs了解到了, SAR型ADC前面的RC需要特别注意,因为它的目的是为了驱动ADC而不是为了滤波。

但对于这种Δ-∑型ADC,它前端的RC设计,有啥需要注意的嘛?还是它的作用仅仅是为了滤波呢?

一直没有搞明白,最近需要用到这款Δ-∑ ADC,正好想请教一下。

谢谢。

Kailyn Chen:

您好,关于delta sigma ADC 前端RC filter,这里有一篇FAQ,讲的很详细,您可以先参考一下,有任何问题再一起讨论:

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/955466/faq-delta-sigma-adc-anti-aliasing-filter-component-selection

,

Jack W:

你好,最近我也在研究这个问题,Δ-∑型ADC如果不带缓冲或者预充电缓冲的话,其输入结构和SAR是基本一样的,均为开关电容模型。因此从原则上来说都是需要有RC电路提供驱动电流的,但是因为Δ-∑型ADC内部调制器的ADC通常只有1bit或者二三比特,其分辨率很低,因此对于输入信号的误差容忍度较大,其最后采到的是一段时间内的信号平均值,因此前级的RC即使没有驱动能力即charge bucket的功能也是可以接受的。但是对于抗混叠的功能必须有,因为Δ-∑型ADC内部虽然有数字滤波器,但是已经处于末端,因此对于前面的混叠信号是分辨不出来的,所以必须有抗混叠的滤波器,但是由于数字滤波器的存在,对于抗混叠滤波器的滚降性能要求不高,一般一阶的滚降速率即-20dB/dec即可。希望我的回答能帮到你

,

Kailyn Chen:

看起来您好,您对数据转换器的理解很深入。另外,我也可以做下补充:

关于输入滤波器,似乎是要消除混叠信号,我们只需向 Δ-Σ 转换器的模拟输入添加滤波器。 但是这种方法也存在局限性。 一个 R-C 在没有内部缓冲器的情况下,输入端的电路可能会导致测量出现偏移误差。 这种影响的主要问题是输入端的采样过程从输入滤波电容器中吸收了少量电荷,这种电荷必须在进行下一次采样之前恢复。 驱动输入的时间常数必须能够完全恢复到所需的精度。在高分辨率系统(即分辨率为20位或更高的系统)中,它将需要超过14个时间常数才能达到所需的精度。 当然,完整的24位甚至需要更多的时间(超过17个时间常数)。 如果电荷没有完全恢复,则会通过 R-C 滤波器的电阻部分产生恒定的充电电流,这会产生压降并产生观察到的失调电压误差。

,

Jack W:

你好,亲爱的TI工程师 Chen:

您的回答再一次帮我确认了我后来对Amy Luo 的说法的后顾之忧,即每次采样都离真实值差一些,最终就会形成一个整体且持久的测量偏差,即您所说的失调误差,到此我当前的所有疑惑应该是暂时都得到了解惑,在此非常感谢TI工程师的支持和帮助!

,

Jack W:

对了,实际上这也是我最初对ADS127L01上推荐的电路存在的疑惑,即手册推荐的RC电路为10Ω+22nF的diff电容,这个差分电路的截止频率我记算出来只有300多k,其充电时间常数很大,远远达不到16M时钟前端调制采样即1/32 uS 的时间内要将电容充满的要求,因此我前几天在论坛提出了这个疑惑

,

纪烈臣:

好的,谢谢您,我看下您贴的文档把。

,

Kailyn Chen:

不客气,后续有什么问题,大家一起讨论。

赞(0)
未经允许不得转载:TI中文支持网 » ADS131B23-Q1: 这种Δ-∑型的ADC前端的RC设计有啥注意的嘛,还是仅仅是滤波的呢?
分享到: 更多 (0)

© 2024 TI中文支持网   网站地图 鲁ICP备2022002796号-1