Part Number:LMK03318
LMK03318 out0和out1只能输出同样的频率输出吗,还是out2和out3两个也是同样的频率吗
Kailyn Chen:
是的,OUT0和OUT1输出相同的频率。OUT2和OUT3输出相同的频率,但是这四个输出都可以单独配置为disable,比如OUT3配置为disable,只输出OUT2.
也就是说,只要输出enable,OUT0和OUT1输出相同,OUT2和OUT3输出相同。您可以通过TICSPro进行配置。
,
HJK:
Hi Kailyn,
Thank you!我还有三个问题:
1. 输入原理图设计如下,输入是PRIREF_P 单端100MHz LVCMOS 输入,C224电容是否需要换成0R电阻,还有需要配置哪些寄存器,配置成什么?
2. 输出原理图设计如下,输出是125MHz HCSL 输出,需要配置哪些寄存器,配置成什么?
3. 还有我输出是差分HCSL 输出然后通过巴伦转成单端,layout 走线差分HCSL是100ohm阻抗影响大吗?
,
Kailyn Chen:
HJK said: 输入原理图设计如下,输入是PRIREF_P 单端100MHz LVCMOS 输入,C224电容是否需要换成0R电阻,还有需要配置哪些寄存器,配置成什么?
C224的话即为AC耦合输入。这需要使能R29.0=1即寄存器R29的bit0=1.
另外,我看您采用的是单端LVCMOS输入,如果是单端LVCMOS输入的话,R29.4也需要使能。
HJK said: 输出原理图设计如下,输出是125MHz HCSL 输出,需要配置哪些寄存器,配置成什么?
Table4给除了不同输出以及AC和DC耦合方式的配置,比如您采用的是AC耦合,HCSL 输出,则需要配置的可以参考第一条配置。即
HJK said:还有我输出是差分HCSL 输出然后通过巴伦转成单端,layout 走线差分HCSL是100ohm阻抗影响大吗
Layout HCSL差分输出部分是需要100ohm阻抗。通过巴伦转换成后的单端应该是50ohm阻抗。
,
HJK:
Hi Kailyn,
这两个分别指什么呢,麻烦根据我的原理图看一下我应该配成外部还是 内部?还有能不能用TICS Pro 帮忙简单配置一下(单端100M LVCMOS输入,100M HCSL 输出),因为我这边配置的没输出
,
Kailyn Chen:
输入端C224 就是外部AC耦合,
Temination指的是内部终端电阻。 BIASING指的是内部已经有偏置电路了,不需要外部再添加偏置。
,
Kailyn Chen:
使用TICSpro配置的话,您可以看下,只有output 4~7是可以buffer输出的,可以看到输出可以通过PRIREF,PLL或SECREF输出,OUT0~1, OUT2~3输出必须是通过PLL配置得到。
或者您也可以通过左边INPUT和OUT部分看下他们的配置。