请教各位,关于DSP的IO口结构是怎样的?因为2808的IO口有个pullup的功能,想知道这个上拉是怎样实现的,应该不是简单用电阻上拉到Vdd来做的吧?是通过MOS上拉到Vdd实现的吗?
如果IO口配置为输出且pullup使能,然后在这个io口外部加上一个电阻到地。那IO口是电平是外部电阻和pullup的分压吗? 随着电阻的减小,IO口的输出电平能一直维持在Vdd吗?
请教各位高人了
YI LI:
看看DATASHEET ,上面有原理框图,你参考下
请教各位,关于DSP的IO口结构是怎样的?因为2808的IO口有个pullup的功能,想知道这个上拉是怎样实现的,应该不是简单用电阻上拉到Vdd来做的吧?是通过MOS上拉到Vdd实现的吗?
如果IO口配置为输出且pullup使能,然后在这个io口外部加上一个电阻到地。那IO口是电平是外部电阻和pullup的分压吗? 随着电阻的减小,IO口的输出电平能一直维持在Vdd吗?
请教各位高人了
Shaohai Hou:
回复 YI LI:
datasheet上只有原理框图,没有硬件框图哦
请教各位,关于DSP的IO口结构是怎样的?因为2808的IO口有个pullup的功能,想知道这个上拉是怎样实现的,应该不是简单用电阻上拉到Vdd来做的吧?是通过MOS上拉到Vdd实现的吗?
如果IO口配置为输出且pullup使能,然后在这个io口外部加上一个电阻到地。那IO口是电平是外部电阻和pullup的分压吗? 随着电阻的减小,IO口的输出电平能一直维持在Vdd吗?
请教各位高人了
YI LI:
回复 Shaohai Hou:
你要问详细的原理图,那就找TI的设计师
请教各位,关于DSP的IO口结构是怎样的?因为2808的IO口有个pullup的功能,想知道这个上拉是怎样实现的,应该不是简单用电阻上拉到Vdd来做的吧?是通过MOS上拉到Vdd实现的吗?
如果IO口配置为输出且pullup使能,然后在这个io口外部加上一个电阻到地。那IO口是电平是外部电阻和pullup的分压吗? 随着电阻的减小,IO口的输出电平能一直维持在Vdd吗?
请教各位高人了
Shaohai Hou:
回复 YI LI:
我问闻亭的FAE,那里说不知道,推荐我来这里提问。这里不是TI官方的技术支持吗?
请教各位,关于DSP的IO口结构是怎样的?因为2808的IO口有个pullup的功能,想知道这个上拉是怎样实现的,应该不是简单用电阻上拉到Vdd来做的吧?是通过MOS上拉到Vdd实现的吗?
如果IO口配置为输出且pullup使能,然后在这个io口外部加上一个电阻到地。那IO口是电平是外部电阻和pullup的分压吗? 随着电阻的减小,IO口的输出电平能一直维持在Vdd吗?
请教各位高人了
YI LI:
回复 Shaohai Hou:
晕!我不是TI的,我是说你得找TI的设计工程师问他。