Part Number:PCM1794AOther Parts Discussed in Thread:NE5534, , PCM1794, PCM5121
用PCM1794A设计,后端IV和LPF使用NE5534,运放供电是±12V,电路参考评估板。在输入采样率48k,16bit,18KHz(13khz以下不会有这个问题)的I2S信号,失真都达到了6.3%,直接量输出波形已经会有变形,采样率96k及192k都没有这个问题。现象有点类似https://e2echina.ti.com/support/audio/f/audio-forum/74697/pcm1794a-pcm1798a?tisearch=e2e-sitesearch&keymatch=PCM1794#
根据这个讨论,直接将PIN25接300R电阻到地,失真6.3%,波形还是变形。芯片各引脚的电平正常,目前找不到哪里出现问题。
18khz
13khz没有问题
Kailyn Chen:
您好,pin4,5,6,7这几个引脚是否串联电阻了?我看EVM的电路好像没有。
建议SCK串联10ohm电阻,其他LRCK,DATA和BCK建议串联上27ohm电阻,防止输出失真以及减少耦合。
或者您可以把电路附上我这边看下。
,
luke lin:
I2S这组pin 4、5、6、7都有串22R电阻,电路是按照官方EVM电路设计的。
SCK串联10ohm电阻,其他LRCK,DATA和BCK建议串联上27ohm电阻,未改善,现象依旧
,
Kailyn Chen:
您好,SCLK的jitter怎么样?要确保SCLK是干净的clock,RMS jitter最好控制在50-100pS 范围内。
另外,I2S输入源您是用的什么输出的?当提高I2S频率时,先将PCM1794 mute拉高,然后再提高I2S的频率看输出是否还有失真?不知方便确认下吗?
如果仍不能改善,我这边再去确认下。
,
luke lin:
jitter目前没有量过。
I2S是有颗soc直接输出,相同I2S及音源,在PCM5121上没有出现这个问题
,
Kailyn Chen:
luke lin 说:I2S是有颗soc直接输出,相同I2S及音源,在PCM5121上没有出现这个问题
您好,那我去确认下这个问题。
,
luke lin:
补充一点,pin2 CHSL目前是设为high
,
luke lin:
补充一点,pin2 CHSL目前是设为high
,
Kailyn Chen:
您好,根据您的描述,看起来是当I2S 频率接近fs/2时输出会有失真。因为当192K,和96k的采样率时,18K是离1/2*192和1/2*96频率较远的。
而当48K采样率时,18K接近1/2*48=24Khz。
所以给出的建议是当48Khz的采样率时,监测I2S频率在接近或远离24kHz (Fs/2)时是如何随着I2S频率的增加或远离时发生失真的。
还有就是绘制几个不同情况下的 FFT ,并了解如何在接近 Fs/2频率时引入更多的谐波。
,
luke lin:
若要减少clock的jitter,有没有合适的芯片推荐?buffer or driver
,
Kailyn Chen:
您好,我们有不少的时钟发生器能够输出low jitter的时钟,也有clock buffer。下面链接说我筛选出的low jitter的clock generator。基本上都是多通道的。
https://www.ti.com/clocks-timing/generators/products.html#p404=Clock%20jitter%20cleaner;Low-jitter%20clock%20generator;Ultra-low%20jitter%20clock%20generator