Part Number:SN74AC11
你好,能否帮忙提供SN74AC11的内部框架图,输入侧是否存在下拉电阻或者是有二极管钳位?
因为我司的应用中,通过分压电阻连接到SN74AC11的输入端,发现检测的电压与计算的不一致,断开与SN74C11的连接后,采样的电压正常
Amy Luo:
您好,
您输入的电压是3.8V吗?
SN74AC11是CMOS输入结构,如下截图所示,在输入端与VCC间有钳位二极管,如果VCC=3.3V,这个钳位二极管就会导通,会产生2个影响:1、导通后为Vcc导轨供电;2、通过钳位二极管的电流可能会变得非常大,从而可能永久损坏设备。具体分析见FAQ:
https://e2e.ti.com/support/logic-group/logic/f/logic-forum/723607/faq-can-the-input-voltage-vi-to-my-logic-device-be-higher-than-the-supply-voltage-vc
CMOS输入还需注意输入的信号变化的不能太缓慢,上图中电阻分压电路与C329形成RC充电电路会延缓数字信号的上升和下降时间,可能造成振荡等一些问题具体分析见
FAQ:https://e2e.ti.com/support/logic-group/logic/f/logic-forum/737694/faq-how-does-a-slow-or-floating-input-affect-a-cmos-device
和 下面文档的第5 部分 Pull-up or Pull-down Resistors
Implications of Slow or Floating CMOS Inputs (Rev. E)
,
xunyan zhao:
输入电压12V,通过R314和R316分压,通过计算得到3.8V,但是实际连接到SN74的引脚后,测量到的电压为1.18V
这个和内部LRC有关吗?实际的简化电路如下图
Part 1是SN74AC11的输入侧的内部参考图
part2和part3 是分别连接2个MCU的图
检测到的1.18V可以认为是part1,part2和part3,并联所得阻抗所形成的电压值吗?因为不清楚LRC的值,所以也没办法具体计算
,
Amy Luo:
我想这可能是输入端的分压电阻造成的,SN74AC11是CMOS输入,输入信号需满足最大 Input transition (rise and fall) time,具体计算公式见下面截图公式3.
SN74AC11的∆t/∆v是8ns/V,输入电容是2.6pF,且在您的电路中还加了100nF,计算下来这是不满足其上升时间要求的。
,
xunyan zhao:
嗯嗯,感谢,已经将电阻和电容调整