Part Number:DRV8432
我的DRV8432输出异常,输出为一个不到1us的脉冲信号,频率为我的PWM频率,如下图所示。
我的原理图如下,是照着官方手册画的,不知道什么地方出错了。
74HC32的输入输出如下,主要是生成死区时间。DRV8432的供电引脚都测过了,没有问题。希望TI的工程师能帮帮忙找找问题。
Cherry Zhou:
您好我们已收到您的问题并升级到英文论坛寻求帮助,如有答复将尽快回复您。谢谢!
,
Cherry Zhou:
yulin song 说:我的DRV8432输出异常,输出为一个不到1us的脉冲信号,频率为我的PWM频率,如下图所示。
您好,和您确认下,您的问题是输出的脉冲异常,这个异常指的是和输入信号不一样吗?还是其他?
,
yulin song:
我的输入是频率为10kHz,占空比为50%的方波,输出是不到1us的脉冲。我之前画的板子是正常的,但是我将测流电阻从低端放到高端,GND_A-F接地画的这块新板子就不行了。
,
Cherry Zhou:
好的明白了,帮您再问下哈。
,
Cherry Zhou:
yulin song 说:但是我将测流电阻从低端放到高端,GND_A-F接地画的这块新板子就不行了。
十分抱歉,您能否再具体说一下这一点?
,
yulin song:
这是我之前投版的原理图,我将红框处的测流电阻照着DRV8432的datasheet和评估板原理图移到了OUT_X上做高端检测,其他的没有变。变成了现在最新的这一版,出现了这个问题。之前的这一版是没有任何问题的,可以正常使用。
,
Cherry Zhou:
跟进给工程师再问下看哈。
,
Cherry Zhou:
您看下我们理解的对不对:
在您的旧设计中,您基本上在每个桥的 GND 和 PCB GND (GNDx/AGND) 之间连接了感应电阻器。 而在新的设计中,是将感应电阻器置于高侧感应配置中。 电阻器位于主电源和 GVDDx 引脚之间。 对吗?
此外,该问题只在新版设计中有,旧设计可以正常使用对吗?
,
yulin song:
新的感应电阻不是连在GVDD和PVDD之间,而是在OUTx之间,见我前面发的图,Rsense4-6。旧的设计是可以正常使用的。不过旧设计没有分割数字地和电源地。新设计中数字地与电源地用磁珠隔开。而DRV8432的pin9 AGND旧设计是和模拟地连在一起,新设计只有到pin8 GND的1Ohm电阻的通路。
,
Cherry Zhou:
好的收到了,应该下个工作日给到您答复哈。
,
yulin song:
您好,我找到问题所在了,我将C55那几个输出端的DNP电容取下来之后就正常了。但是我不太懂是什么原因。
,
Cherry Zhou:
好的感谢您的反馈,我们跟进给工程师看下具体是为什么。
,
Cherry Zhou:
您好,应该是因为47uF 电容在启动过程中导致了非常大的浪涌电流,从而导致驱动器进入电流限制模式。 导通时间很短,小尖峰可能是因为这个。请问下您驱动的负载是电机还是电磁阀?
,
yulin song:
哦,这样啊,我没有带载。一般都是先看看不带载电压输出正不正常才带载输出。