Other Parts Discussed in Thread:DM385
Dear supporter,
我们在DM385平台上更换DDR3芯片时遇到问题,此前使用两片MT41K128M16JT-125:K一切正常,现在更换为两片MT41K256M16TW-107:P,按照datasheet描述填写寄存器如下,DDR没有成功用起来。
[REG]0x4c0000e4 = 0x00170209 # DDR3_EMIF_READ_LATENCY 0x00170209 // 0x0017320A
[REG]0x4c000018 = 0x0CCF46B3 # DDR3_EMIF_TIM1 0x0CCF46B3 // 0x110F783B
[REG]0x4c000020 = 0x20047FDA # DDR3_EMIF_TIM2 0x20047FDA // 0x238581E6
[REG]0x4c000028 = 0x507F855F # DDR3_EMIF_TIM3 0x507F855F // 0x501F86AF
[REG]0x4c000010 = 0x0000103D # DDR3_EMIF_REF_CTRL 0x0000103D
[REG]0x4c000008 = 0x61C11AB2 # DDR3_EMIF_SDRAM_CONFIG 0x61C11AB2 //0x61C21AB2 // 0x61C119B2 // 0x61C121B2
[REG]0x4c0000c8 = 0x50074BE2 # DDR3_EMIF_SDRAM_ZQCR 0x50074BE2 // 0x50074BE1
DDR 配置的帖子目前无法访问,http://processors.wiki.ti.com/index.php/TI814x-DDR3-Init-U-Boot,寄存器计算工具也无法下载DM814x_DDR_Controller_Register。
请问上述寄存器操作应该怎样调整?我们是否遗漏某些需要重新赋值的寄存器?
非常感谢!
Chris Meng:
Hi,
关于wiki,首先要感谢Rich下载了wiki的内容,你可以到下面网址下载文件,然后打开index.html。
github.com/…/ti-EP-wiki更换DDR或者修改DDR layout都需要做SW leveling。
可以降低DDR的频率进行测试,如果降频可以运行,那还是时序的问题。
增加了DDR 的大小,需要修改BLD文件,请参考RDK里bld文件做相应修改。