TI中文支持网
TI专业的中文技术问题搜集分享网站

TDA4VM: CSW9G MAIN域 网络接口问题

Part Number:TDA4VM

您好!

      我们用的TDA4设计的板子需要有3路百兆网络接口(RMII模式),在CSW9G 部分可以配置出RMII1-RMII8一共8路RMII接口,在学习了TDA4的说明文档后,有几个问题请您指导:

           1,RMII1-RMII8一共有8路接口,但MDIO0_MDC(V24 PIN)和MDIO0_MDIO(V26 PIN)只有1路,这8路RMII接口共用MDIO0_MDC和MDIO0_MDIO吗?如果是,直接并接在一起还是8路RMII通过电阻串接到MDIO0_MDC和MDIO0_MDIO?

           2,RMII_REF_CLK也只有1路(AD18  PIN脚),也是这8路RMII接口共用RMII_REF_CLK这1个参考时钟输入PIN吗?

           3,RMII Clock Output (50 MHz)有3路()AA25、AJ28、Y29共3个PIN),这里的3路RMII Clock Output 和8路RMII之间是什么匹配关系呢?

    谢谢您的支持!相关资料如下图:

Nancy Wang:

我看一下晚些再给您回复。

,

Nancy Wang:

我帮您升级到了英文论坛,请关注:

e2e.ti.com/…/tda4vm-csw9g-main-domain-network-interface-design

,

XIANSH BI:

您好!

     这几天又仔细阅读了一些TDA4的文档,第3个问题已经明白了,RMII Clock Output (50 MHz)有3路(AA25、AJ28、Y29共3个PIN),到底哪个PIN输出是软件配置的。现在还有第2个问题没有找到答案:2,RMII_REF_CLK只有1路(AD18  PIN脚),这8路RMII接口共用RMII_REF_CLK这1个参考时钟输入PIN吗?

   英文论坛目前还没有收到回复。

,

Nancy Wang:

XIANSH BI 说:到底哪个PIN输出是软件配置的。

这三个pin都可以配置。

XIANSH BI 说:这8路RMII接口共用RMII_REF_CLK这1个参考时钟输入PIN吗?

看一下:

e2e.ti.com/…/tda4vm-connections-of-tda4vm-rmii-rmii_ref_clk-with-two-or-more-phy-dp83tc811r-q1

XIANSH BI 说:   英文论坛目前还没有收到回复。

看到已分配工程师,暂时还没有回复。

赞(0)
未经允许不得转载:TI中文支持网 » TDA4VM: CSW9G MAIN域 网络接口问题
分享到: 更多 (0)