Part Number:ADC3663
根据ADC3663手册,输出格式为SLVDS,VCM=1.0V, VOD=500mV(min),700mV(typ), 850mV(max). 而FPGA通常LVDS接口(输入)VIDIFF最大可接受600mV,VICM典型值也是1.2V左右. ADC3663的VOD超过了FPGA的VIDIFF,是不是不能直接相连了呢?应该如何处理
非常感谢
Kailyn Chen:
您好,我的建议是您先测试下ADC3663的输出电压范围Vod,是否没有超过600mV?
如果在FPGA可承受的范围内,那么就只需要解决共模电压不同的问题了。
另外,看下FPGA 的LVDS输入结构,内部是否已经有1.2V共模电压电路?如果已经集成了1.2V共模电压电路,那么AMC3663的输出和FPGA的输入通过AC耦合连接就好,如果FPGA的LVDS输入没有集成1.2V偏置电路,需要在靠近LVDS输入端通过上下拉电阻构建1.2V共模电压。
,
user5995061:
首先非常感谢您的回答
1. 我现在是选择ADC器件,还没有生产电路板,所以要确定可以用才会投产。SLVDS和LVDS什么区别,为什么会设计这么大的VOD呢?感觉LVDS标准很通用呀
2.第二个问题,ADC3663的输入范围是3.2Vpp,一定是-1.6V~+1.6V吗?前一级是单端供电的运算放大器,只有正电压信号(0~3.2V),应该如何设置ADC3663以适应呢?
,
Kailyn Chen:
您好,SLVDS是Serial LVDS接口,确实没有标准的LVDS通用,差异就是电压范围和共模电压是不同的,关于SLVDS的介绍,在数据手册上也没找到太多的解释,主要就是电气参数的差异。
对于输入电压范围,在P8的电气参数表给有给出:3.2Vpp的满量程输入,共模电压范围为0.9V~1V,典型值为0.95V。如果0~3.2V的输入,那么共模电压为1.6V是不满足Vcm要求的。所以可以通过电阻分压重新建立新的共模电压,使其等于0.95V,上拉可以使用73.2ohm,下拉107ohm,这样共模电压从1.6V改为0.95V,满足了AMC3663的共模电压要求。
,
Kailyn Chen:
您好,刚才忘记将1.6V共模电压的信号变成0.95V共模电压的附图了:
。
,
user5995061:
感谢您的回答,基本明白了。还想确认一下,ADC3663满量程是3.2Vpp, 大概是正负各1.6Vpp,如果我的输出没有负电压,等于浪费了一半量程,实际量程只有3.2Vpp的一半? 如果是这样,共模电压(VCM)应该是0.8V呀,怎么理解0.95V的共模电压呢?0.95V*2*2=3.8Vpp
,
Kailyn Chen:
您好,0.95V共模电压,3.2Vpp的意思是以0.95V为基准,1.6Vp的幅值,比如正弦波的话,那么范围为-0.65V~2.55V。
换句话说,ADC3663是差分输入,如果前端使用全差分运放的话,那么全差分运放的输出共模电压Vocm等于AMC3663的输入共模电压。即将运放的Vocm接在ADC3663的Vcm端。