Part Number:ADS52J90
您好,在ADS52J90的手册中,要求SYSREF和SYNC信号在使用LVDS电平的时候,需要使用电平转换。
但是在EVM的原理图中,从LMK到ADC的SYSREF只是使用了交流和100 Ohm端接,从FPGA到ADC的SYNC只是采用了100 Ohm端接,都没有采用电平转换。
设计的时候采用EVM的连接方式,是否会有问题?
Amy Luo:
您好,
为了降低SYSREFP/SYNCP和SYSREFM/SYNCM对外部噪声/故障的敏感性,将终端架构更改为新电路板版本中所示的架构,如下面连接中的连接方式:
https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/711635/faq-ads52j90-how-to-terminate-sync_serdes-sysref_serdes-signals-in-ads52j90?tisearch=e2e-sitesearch&keymatch=ADS52J90#
,
tu-16:
您好,SYNC也可以使用交流耦合?
,
Amy Luo:
是的,一样的连接方式
,
tu-16:
您好,ADS50J90手册里面有写过:AC-Coupling Scheme for SYSREF (do not use for SYNC~)。请问这是什么原因?
,
Amy Luo:
我再确认下这个问题,我会尽快回复您
,
Amy Luo:
对延迟回复表示歉意。下面是我对SYNC 和SYSREF接口连接的确认信息:
1、FPGA到ADC的SYNC连接
由于SYNC是非周期信号,因此不适宜直接交流耦合,但必须匹配共模。SYNCP和SYNCM引脚的内部参考电压为0.7 V
在数据表中,图81显示了从驱动器输出端的1.2-V共模电压到ADC输入端的0.7 V电平转换的电路。正极和负极上的电阻3.57k和5k提供该压降,与3.57k并联的33nF电容提供瞬态耦合。请参阅下图:
2、SYSREF接口的连接
SYSREF引脚需要交流耦合输入。数据表上的图82是正确的
另外,数据表给出的实现这些功能的方法是正确的,EVM原理图是错误的,它以某种方式工作,但功能无法保证。EVM的原理图将会被更新。
,
Amy Luo:
如果您哪里还存在疑问,请回复帖子