大家好,问个问题,我941串行器与948解串器通信,主机端941只使用1路lvds(单port)输出给948.我的tft 尺寸是15.6寸,分辨率是1920*1200 .60 HZ(138mhz数据量),屏是两组lvds输入,请问单port是否可以支持,会不会出现异常
Kailyn Chen:
您好,不能支持的,1920*1080@60Hz的分辨率需要的像素时钟频率为148.5Mhz,那么1920*1200@60Hz的话像素时钟频率会更高。
而941AS的single link 像素时钟频率为105MHz,同样,单路LVDS传输给948, 因为屏是两组LVDS输入,那么948 应该也是需要配置为dual openLDI 模式,dual link的模式下,奇像素和偶象素都有时钟单独传输,那么each link的像素时钟是总的像素时钟频率的一半,也即each link的像素时钟频率为96MHz。 所以1920*1200@60Hz 是不能支持的。
,
星辰大海:
谢谢回答,
1.是不是只能通过降帧率满足pclk达到105mhz就可以。
2.each lik不是很明白,我看到948规格书41页mode_sel设置单port支持25-48mhz. replicate怎么用法
,
Kailyn Chen:
1. 是的,降低分辨率,也就是降低PCLK,只要在941像素时钟范围内即可。
2. 我说的each link指的是948配置的单link OpenLDI。 每个link都是一对clock+4对data,那么每个link的clock范围在25Mhz~96Mhz范围内。
948 Page41的48Mhz,是因为您看它的输入是1lane1.75 Gbps t 3.36 Gbps 输入,35bit data,那么输入PCLK的范围为50MHz~96MHz,而输出为dual link,那么dual link指的是双路LVDS输出,每个link的PCLK为total PCL的一半,即每个link输出为25Mhz~48Mhz的输出。