Part Number:LMK04208
我现在用lmk04208作为时钟芯片,目前有个问题想咨询一下
我目前可以PLL1与PLL2正常锁定,clkout1-5都可以正常输出,就是clkout0输出完全不正常,不晓得与寄存器R0有不有什么关系,感觉很莫名其妙,几块板子同样现象,
我寄存器写按照R0初始化一遍。然后再从R0一直写到R31,我都没搞懂为啥,既然1-5都可以按照设定频率正常输出,那应该clkout0也没问题啊,难道clkout0写寄存器有什么特殊注意?第一级参考10M,第二级100M,分频这些没问题,有不有什么建议为啥clkout0输出杂乱
clkout0输出如上图
正常的通道1-5输出就是如下图。
feng li:
感觉和论坛这个问题现象一样,不知道怎么解决,只是芯片型号不一样,但是框架没太大区别
,
Amy Luo:
您好,
时钟输出端,clkout0 输出与其他输出端驱动的电路一样吗?PCB设计上 是否阻抗匹配,clkout0 有什么与其他输出不一样的吗