Part Number:LMK00334
现象:输入100MHz时钟,输出在任何时候都保持3.3V的高电平
配置: CLKout_EN,CLKin_SEL 均下拉到GND。REFout_EN上拉到3.3v
供电以及配置都没有问题,芯片也换了新的,请问要如何处理?
Kailyn Chen:
您好,麻烦附上电路看下,输入100Mhz的什么幅值的信号,LVDS吗?
,
user6414872:
输入100Mhz 的PCIE_CLK,幅值1.8V。0250.P09 CLK BUFF.pdf
,
Kailyn Chen:
输入输出是不是接反了?CLKin_SEL 都下拉到GND,选择CLKin0, CLKin0*输入,那么Pin14,Pin15这里我看箭头方向好像作为输出了,输出CLKOUT反而作为输入了?还是说 只是电路图这样画的,实际验证没问题吧?
,
user6414872:
只是电路图这样画的,在其他板子上实际验证没问题,加了00334后才出现问题的。实际上PCIE_CLKOUT2是从CPU出来的,进到00334后接到了M.2,输入正常有100Mhz 1.8v,输出恒为3.3v
,
Kailyn Chen:
输入1.8V是指的PCIE_CLKOUT2的PN端的差值Vid=PCIE_CLKOUT2P-PCIE_CLKOUT2N还是单端输入都是0~1.8V输入?
应该是输入幅值不满足LMK00344的输入要求导致输出不正常。可以看出,每个输入端的电压范围为0.25V~VCC-1.2V,3.3V VCC 的话,每个PCIE_CLKOUT2的输入电压范围为0.25V~2.1V范围。
,
user6414872:
单端到gnd,波形如图所示。将输入引脚短接和开路也还是输出3.3V,跟手册描述不符。测量输入引脚在开路的时候的电压对GND一直都有1.1V的电压。
,
Kailyn Chen:
您好,测量输入引脚对地由1.1V电压,是在CLKIN的输入端测量的,还是测量的PCIE_CLKOUT端,即AC耦合电容之前的?
我建议您输入直接DC耦合,目前电路是AC耦合,但是耦合电容前需要在PCIE_CLKOUTP和PCIE_CLKOUTN端接电阻到地,否则共模电压没有直流回流路径。
您这边先直接DC耦合验证下,不需要重新建立新的共模电压的话,直接DC耦合就可以。