Part Number:PCM1808
我用的PCM1808主模式,MD0,MD1都为高,256Fs,SCKI接的是一个12.288MHz的有源
晶振,LRCK和BCK都有很好的时钟信号输出,VREF也是2.5(VCC/2),DOUT无信号输出,
不管VINR和VINL有没有模拟信号输入DOUT都无信号输出。从示波器看LRCK和BCK是同步的,
和SCKI有相位差。原理图和你们的评估板一样,就是电源滤波电容比你们的大。请帮忙看一下。
Chunjiang Wu:
关键DOUT有波形么?还是一直低电平
,
fangchengdong:
一直低电平。跟VCC和VDD的上电顺序有关没?原理图上除了VCC和VDD上得滤波电容比评估板的大,别的地方都亦一样跟VCC和VDD上滤波电容有关没,如果大了是否有影响;SCKI的波形有影响没?从示波器看相似畸变了的正玄波。
,
Kailyn Chen:
您好,跟电源的去耦电容值大小应该关系不是很大。
SCKI是正弦输入?应该是方波或者削波的正弦波输入才对。
上电时序尽量也要满足Figure 2的power on timing的时序。
,
fangchengdong:
SCKI接的是一个有源晶振,是有点畸变的正玄波。上电时序,也就是说VDD上电的时候,SCKI要有时钟信号,才会内部复位?我的VREF有vcc/2。这种状况是成功复位了么?
,
Kailyn Chen:
是需要当VDD上升到2.2V的时候,SCKI需要1024个时钟信号,这个期间内处于内部复位时间,数字输出为0。
之后在DOUT输出之前,必须需要8960 / fS这个时间,之后DOUT才会有输出。
所以目前data无输出,应该是不满足这个时序要求。
,
dh yan:
时钟信号是这样的,dout有数据输出吗?
,
Kailyn Chen:
黄色波形是时钟,绿色波形为DOUT是吗?
时钟信号是否满否datasheet中的脉宽要求?
另外,正如上述所说,VDD达到2.2V之后,需要1204个clock之后,再加上8096/fs时间,DOUT才会有输出。
,
dh yan:
黄色的是LRCK,绿色的是BCK,紫色的是DOUT
,
dh yan:
主时钟是12MHZ
,
Kailyn Chen:
您好紫色的是DOUT,这是有输出的,但是绿色bit clock为什么没有波形。
,
dh yan:
BCK有波形的,波形没展开而已
,
Kailyn Chen:
展开波形,和LRCK的幅值一样就没问题。