XIO2001的125M单端时钟怎么使用
做了如下更改,
REFCLK125_SEL上拉到3.3V
REFCLK+接单端时钟
REFCLK- 0.1uF接地
时钟使用四脚有源时钟
PERST#设计内部重新做了,确保时钟有效,才解复位。
改完之后,识别有问题,XIO2001经常识别不了,后端的PCI设备一直都没有识别到
Kailyn Chen:
您好,您这里的描述,125MHz没有问题,REFCLK125_SEL上拉的话,说明选择单端125Mhz参考时钟输入,那么REFCLK+ 接单端125Mhz,REFCLK-接0.1uF电容到地没有问题,所以识别不到,应该不是这里的问题。
参考XIO2001的EVM user's guide中的trouble shooting,看下是否能解决您的问题:
www.ti.com/…/scpu031b.pdf
user3838908:
回复 Kailyn Chen:
125M时钟有什么特殊要求吗?例如需要SSC,或者需要跟主板同步?
Kailyn Chen:
回复 user3838908:
它是异步时钟, 不需要和其他时钟同步.也不需要SSC呢.
现在的问题还是XIO2001 识别不了是吗?
user3838908:
回复 Kailyn Chen:
是的。配置信息读取的不对,每次读的都不一样
user3838908:
回复 Kailyn Chen:
有没有客户真正使用过125M的时钟呢?我得有个底。
Kailyn Chen:
回复 user3838908:
您的意思是是否客户都使用的差分100Mhz的频率, 没有真正使用单端100MHz的是吗?
datasheet中既然有这两种时钟选择, 说明都是没问题的呢。
您是怎么将问题定位在125Mhz的时钟上? 125Mhz 您是怎么提供的, 是直接时钟芯片输出?
user3838908:
回复 Kailyn Chen:
是直接时钟芯片输出的,125M四脚有源晶振,直连的,没有转。因为这个板子原来差分识别是没有问题的。我只改动了时钟这里,然后就出现了这个现象,所以不可能是别的原因导致的。而且差不多两年前,我改过另外一款产品,另外一种封装的XIO2001,也是这种现象。所以时钟这块肯定有问题。
Kailyn Chen:
回复 user3838908:
您好, REFCLK-再串联一个49.9ohm电阻和AC耦合电容到地。再试试,是否能解决您的问题。