请问一下
问题一
DP83822I MII RX D0-D3 需要有PULL DOWN 2.2K电阻才可以将讯号拉到LOW
是因为输出电流太大的原因吗?
问题二
在7.5 electrical Characteristics 有叙述 VDDIO = 3.3V I0L = 4mA
这就是MII RX的输出电流吗?
问题三
另外SPEC中没有提到 MII RX D0-D3 需要有PULL DOWN 电阻
要如何判断MII RX TX 需要PULL UP 电阻或是PULL DOWN 电阻呢?
Kailyn Chen:
您好,看每个引脚的定义,便能知道内部是否已经上拉或者下拉。比如RX-D[2:0]这几个引脚,给出的引脚状态S-PD,说明是strap pin,pull down, 内部已经下拉。
Kailyn Chen:
抱歉,刚才回复的是如何判断内部是否已经上拉或下拉。
判断外部的话,要看它和什么接口电平连接,如果都是同一种电平标准,可以直接连接,不需要上拉或下拉。
如果是和电平标准不同的接口连接, 比如和接收端的共模电压不同,需要AC耦合,那么输出端上拉一个是为了给输出提供合理的偏置,一个是阻抗匹配,同时下拉的目的也是给直流提供一个回流路径。
mick huang:
回复 Kailyn Chen:
Hi kailyn chen
感谢你的回答
我要问的就是判断外部需要上拉电阻还是下拉电阻
下面第一张图是TI TMS320F28388D开發版的原理图 ,
图中DP83822i 的MII是接到TMS320F28388D
DP83822I MII RX_D0-D3都有接PULL DOWN电阻2.2K
依照你的讲法如果都是同一种电平标准,
可以直接连接,不需要上拉或下拉
TMS320F28388D 电平标准如下面第二张图
DP83822i电平标准如下面第三张图
电平标准可以归纳如下
TMS320F28388D VoH 3.3V x 0.8 大于 DP83822i ViH 1.7V
TMS320F28388D VoL 0.2V 小于 DP83822i ViL 0.8V
表示TMS320F28388D 传送讯号到DP83822i 电平标准没有问题
DP83822i VoH 2.4V 大于 TMS320F28388D ViH 2V
DP83822i VoL 0.4V 大于 TMS320F28388D ViL 0.8V
表示DP83822i 传送讯号到TMS320F28388D 电平标准没有问题
所以应该不需要加PULL DOWN 电阻 , 但是不加讯号拉不下去
请问为何呢?
Kailyn Chen:
回复 mick huang:
DP83822I的输出接口兼容的是CML电平标准。
mick huang:
回复 Kailyn Chen:
Hikailynchen
TMS320F28388D ESC接口跟 DP83822iMII 接口 不是都是TTL电平吗
Kailyn Chen:
回复 mick huang:
DP83822的PMD 差分输出接口兼容的是CML电平。
mick huang:
回复 Kailyn Chen:
Hi Kailyn Chen
我在百度跟GOOLE搜寻找到的资料都说MII是TTL电平 你说DP83822的PMD 差分输出接口兼容的是CML电平你说的是TD_M ,TD_P 我问的是RX_D0-D3是不一样的PIN ,请看下图所以想请问一下MII RX输入电流是多少呢?为何MII RX 的TYPE 是S-PD 外部还需要PULL DOWN 2.2K