各位大神好!
我遇到这样一个问题,我们公司自己开发的C6678板卡。在使用南京研旭XDS100V3型号的仿真器能正常扫描到器件,并能仿真调试。使用高端的合众达的高端SEED-XDS560V2PLUS仿真器进行扫描,报SC_ERR_CTL_NO_TRG_CLOCK<-181>的错误,我查资料该错误代表无法检测到JTAG线返回的时钟,但是为什么使用XDS100V3就可以了,我也对比了两个14PIN的引脚定义,都是一样的吧!
请教下各位TI大神这是怎么回事?
user3604554:
回复 Nancy Wang:
SEED-XDS560V2仿真器在CCXML文件配置时,JTAG TCLK Frequence 选项中选择 TCLK Looped-back with ……..就可以了 ,这是不是说明我们的板卡TCLK连接有BUG?
Nancy Wang:
回复 user3604554:
JTAG TCLK loop-back option – ability to select TCLK loop-back with user-specified limit
This enables CCS to connect to targets with no return clock (RTCK) pin.