TI中文支持网
TI专业的中文技术问题搜集分享网站

TUSB4020设计使用问题

TUSB4020设计问题.docx

user6469241:

Hi TI

 目前我们使用了TI一款USB HUB芯片,型号为TUSB4020B,电路设计是参考“TUSB4020BPHP Evaluation Module ”这份文档来设计的,现在遇到了芯片不起振问题。

 整个系统架构:USB HUB芯片接上上行口与PC进行通信,下行后接连个4G模组(USB2.0)。

 下面几个问题请帮忙解答,同时也请帮忙检查下原理图是否有问题

系统介绍:

使用的是TUSB4020这颗芯片,上行口是接到上位机,两路下行口分别接到两个4G模组,USB速率是2.0。

整个系统只有DC4V,接到4G模组只使用了DM、DP、GND这三个管脚,上行口也用到DM、DP、GND这三个管脚

问题确认点:

1、 请帮忙check下原理图、PCB Layout是否有问题?

2、 Hub供电使用了两颗LDO,分别输出3.3V和1.1V,额定电流都是300mA,请问设计电流余量是否足够?见下图

3、 在规格书里面有看到这个时序图,电路3.3V和1.1V输入电压都是DC4V,所以3.3V和1.1V都是同事上电的?请问同时上电是否有风险?

如果有时序要求,那将1.1V的输入电压改为3.3V是否可以?

 

4、 芯片GRSTz是否需要通过1K电阻上拉到3.3V?

5、 USB_VBUS接到DC4V,通过91K和15K分压过来是否可以?

6、 下图中几个管脚(GANG、FULLPWRZ、SMBUS、PWRCTL_POL)具体功能是什么?该如何处理这些管脚,是上拉、下拉、还是NC?

7、 晶振使用的是24M,±10ppm,电路匹配的负载电容是18pF,请问晶振电路是否有问题?

 

8、如何将USB HS(USB2.0)模式改为USB FS(USB1.1)模式?是不是去掉USB_R1的1K下拉电阻?

user6469241:

请问下如何上传Word表格,放发表的贴片我这边无法加载,不清楚你们是否有显示

user6468878:

系统介绍:

使用的是TUSB4020这颗芯片,上行口是接到上位机,两路下行口分别接到两个4G模组,USB速率是2.0。

整个系统只有DC4V,接到4G模组只使用了DM、DP、GND这三个管脚,上行口也用到DM、DP、GND这三个管脚

问题确认点:

1、 请帮忙check下原理图、PCB Layout是否有问题?

2、 Hub供电使用了两颗LDO,分别输出3.3V和1.1V,额定电流都是300mA,请问设计电流余量是否足够?见下图

3、 在规格书里面有看到这个时序图,电路3.3V和1.1V输入电压都是DC4V,所以3.3V和1.1V都是同事上电的?请问同时上电是否有风险?

如果有时序要求,那将1.1V的输入电压改为3.3V是否可以?

 

4、 芯片GRSTz是否需要通过1K电阻上拉到3.3V?

5、 USB_VBUS接到DC4V,通过91K和15K分压过来是否可以?

6、 下图中几个管脚(GANG、FULLPWRZ、SMBUS、PWRCTL_POL)具体功能是什么?该如何处理这些管脚,是上拉、下拉、还是NC?

7、 晶振使用的是24M,±10ppm,电路匹配的负载电容是18pF,请问晶振电路是否有问题?

8、如何将USB HS(USB2.0)模式改为USB FS(USB1.1)模式?是不是去掉USB_R1的1K下拉电阻?

user6468878:

5430.TUSB4020设计问题.docxSCH_EDB212_02_V1.00_20200926.pdfPCB_EDB212_02_V1.00_20200926.pcb

Amy Luo:

您好,感谢您对TI产品的关注!您的问题已经收到,我会尽快查看
图片需要点击在回复对话框右下角的“使用高级编辑器编辑文本”上传才能显示

Kailyn Chen:

回复 user6469241:

您好,因为图片都没显示出来,我先将可以回答的问题回答一下:
1.关于上电时序,建议您按照datasheet中的时序要求, 保证芯片能正常工作。 VDD的电压最大为1.26V,典型值为1.1V,所以1.1V是不允许改为3.3V的。
2.GRSTz 是global reset引脚,低有效,当GRSTz 为低的时候,所有寄存器都将恢复到默认值,芯片正常工作状态下,它是高电平,但是上电期间,它也是一个由低到高的变化过程,所以您可以参考EVM user's guide中的连接方法。
3. Vbus 我们还是推荐90.9K和10Kohm电阻分压, 这样得到的值是在有效的Vbus范围内经过实验得出的最优值。
4. GANG、FULLPWRZ、SMBUS 这几个引脚可以参考EVM板上的连接方法,都是下拉到地了,PWRCTL_POL 上拉到 3.3V。
5.晶振电路未显示,可以放到附件中。
6.USB_R1 需要9.53Kohm电阻到地, 和HS和FS 模式无关呢。

最后,TUSB1040 有demo板,原理图和layout方面可以直接参考EVM user's guide:
www.ti.com/…/sllu219.pdf

user6468878:

回复 Kailyn Chen:

6114.PCB_EDB212_02_V1.00_20200926.pcb

同时我想问下HUB中I2C信号没有用到,那I2C引脚是要悬空,还是要做其他处理。

user6468878:

回复 Kailyn Chen:

8508.TUSB4020设计问题.docx

user6468878:

回复 user6468878:

4807.SCH_EDB212_02_V1.00_20200926.pdf

Kailyn Chen:

回复 user6468878:

SCL/SMBCLK 和SDA/SMBDAT引脚如果不用的话可直接悬空,datasheet中对此引脚也有解释,不用的时候可直接悬空。
Can be left unconnected if external interface not implemented

赞(0)
未经允许不得转载:TI中文支持网 » TUSB4020设计使用问题
分享到: 更多 (0)