8865.DSP schemeic.pdf
8883.1.docx你好我司參考TMS320C6657 EVM自行設計了一片電路板
Jtag connect 後遇到以下問題
1.只有core 1有辦法connect,core 0設定connect時會跳出下圖Error-1143
Error connecting to the target: (Error -1143 @ 0x0) Device core was hung.The debugger has forced the device to a ready state and recovered debug control,but your application's state is now corrupt.You should have limited access to memory and registers,but you may need to reset the device to debug further.
2.core 1 connect後無法 load program。
請問會是我電路設計有那裡有錯誤造成這些error嗎?
詳細電路圖如附件
3. Power sequence 及 reset sequence也附上。
power&reset sequence.7z
4. 另外請問一下,VCNTL0~3如果沒有去控制的話,會有問題嗎?
thx
YungLe Chang:
補充第四點,如果我們電路板上沒有SmartReflex,而是給固定電壓CVDD,這樣是否會有問題?
Shine:
回复 YungLe Chang:
图片麻烦到"使用高级编辑器编辑文本"插入,直接复制粘帖的话显示不出来。
CVDD是不建议固定电压的,会影响您系统稳定性和功耗. 为保证芯片能可靠运行,Keystone 系列芯片必须要使用SmartReflex设计电路。
skysteed:
回复 YungLe Chang:
我也给的固定电压 貌似没有啥问题
但还是听官方的吧
YungLe Chang:
回复 skysteed:
請問您是給固定多少電壓呢?
也是c6657 嗎? 能否提供原理圖參考,感謝
YungLe Chang:
回复 Shine:
目前JTAG連接後,點選DEBUG都會出現下列訊息:
Error connecting to the target:
(Error -1143 @ 0x0)
Device core was hung. The debugger has forced the device to a ready state and recovered debug control, but your application's state is now corrupt. You should have limited access to memory and registers, but you may need to reset the device to debug further.
(Emulation package 5.1.232.0)
請幫忙查看,感謝。
Shine:
回复 YungLe Chang:
请测一下JTAG接口的信号是否正确?如果正确还是不能连接的话,建议不要使用固定的CVDD。
skysteed:
回复 YungLe Chang:
CVDD给1.1VCVDD1给1v
参考评估板就可以了