原理图参照webench设计的。只是很webench中的电阻有些没有就有所修改,比如输出分压电阻为1k跟11.3k,由于11.3k没有这样的电阻,所以采用1.6k跟18k.
其他参数一样。
现在在输出时会有很大的纹波。详见下图:
参数也基本如上,只是分压电阻为1.6k和18k.其他参数基本不变。
layout见下图:
电容(C122)靠近输出整流二极管及电感。MOSFET(Q2)挨着电感及输入BOOST二极管。
这个是环路引起的还是?求指导。
Jian Lv1:
能把你的原理图和输入输出性能提指标传上来吗?
yong heng liao:
回复 Jian Lv1:
早上好。已经修改,详见原贴。
非常谢谢这么早就关注。
Johnsin Tao:
回复 yong heng liao:
Hi
可以的话把layout图也传上来看看。
其次器件规格是否有依照,例如输入/输出电容的ESR等,layout上输入电容与MOS要靠近等。
yong heng liao:
回复 Johnsin Tao:
Layout已上传,器件都是按照webench生成的文档选择。
布局是按照回路面积最小来来布局等。
现在不知道这个产生的可能是那些原因?看波形应该是震荡产生的。那这是过阻尼?阻尼?还是?并且出现这种震荡现象的周期为开关周期。
Johnsin Tao:
回复 yong heng liao:
Hi
在输出再增加一个0.1uF或0.47的陶瓷电容看能否消除这个高频的震荡。
否则建议在增大输出电容(例如在增加一个120u~220uF的电容), 然后重新按照datasheet提供的计算方法计算补偿电路。(同样0.1uF或0.47uF的电容也要增加)
yong heng liao:
回复 Johnsin Tao:
输出我已经加了1pf,1nf,0.1uf,0.47uf四个去耦电容。
貌似datasheet里面并没有提供具体的补偿算法,只是做了粗略的分析,还求多多指导。
另外,这个可能的问题是什么?还是没有分析。是环路引起的么?感觉像是后电路寄生参数引起的边震荡?但是又不像。
Coffee Ge73:
回复 yong heng liao:
楼主,驱动波形测试过吗?是否有异常。
Johnsin Tao:
回复 Coffee Ge73:
Hi
电路图完全依据仿真,应该不会有大的问题。
从电路图看,输出电容感觉有点偏小,进一步增加输出电容,同时降低ESR,理论是可以减小输出的纹波的。同时增加0.1~0.47uF电容滤除高频noise.
造成你现在纹波的可能性有输入电压的影响(影响VCC),驱动信号,寄生参数(layout造成的寄生电容电感等),所以你是可以先从测试的方式确定原因后再调节参数。
1. 在进一步增加输入电容的容值,其中一个10uF的陶瓷电容需要尽量靠近Vin, VCC电容可以进一步增加到2.2uF, 看看效果
2. 确认驱动信号,如果驱动型号不是很规则,而且在不是很规则的地方,刚好造成这个震荡,建议你修改VCCX为外部供电方式,这样是可以提高一定的驱动能力的,看是否可以改善。如果可行直接将VOUT连接到VCCX,中间增加一个二极管使得VCCX电压小于15V.
Max Han:
这个是启动时的波形吧,从波形看是环路参数的原因,参数可以参考User guide中的参数进行设计
建议你在官网上下载TINA仿真软件,然后下载LM25118的TSC仿真文件,在仿真中看一下
yong heng liao:
回复 Coffee Ge73:
驱动波形。应该为正常驱动波形!
由于图片总是上传失败,所以改为附件上传。