上图为FPGA开发板设计的电源框图,通过Power good信号,按顺序级联,以1.0V->1.8V->1.35V->3.3V的顺序完成上电顺序。
下图是实际原理图:
图1:是两个芯片并联在一起,提供1V、6A的电源
图2:用图1的PG来控制1.8V的EN
图3:用图2的PG来控制其EN
图4:用图3的PG来控制其EN
图5:
问题:1.这样的电源树设计是否合理,级联起来会不会有什么问题
2.LC参数是否需要修改
3. 1.35V的电阻分压参数是否合理
4.TPS51200直接用1.8V控制其EN端是否合理
Johnsin Tao:
Hi 电路图没有传上来,重新传一下。
ShuaiJian Lin:
回复 Johnsin Tao:
已经重新上传了
Johnsin Tao:
回复 ShuaiJian Lin:
Hi没有问题。电路参数可借助TI的webench仿真确认。
ShuaiJian Lin:
回复 Johnsin Tao:
图1和图5有比较大的疑问:
图1我采用并联来实现6A的电流输出,这样两个芯片输出端的LC就连接在一起了,会不会影响滤波效果
图5这边主要是给DDR3L供电,1.35V是否可以,由于规格书里并没看到可以直接参考的模板。
Johnsin Tao:
回复 ShuaiJian Lin:
Hi不好意思,从框架图上我没有你有芯片并联(我主要是看这个了)这类芯片不适合并联,因为其无法均流,会烧芯片的。6A可以采用TPS54620这类芯片。
ShuaiJian Lin:
回复 Johnsin Tao:
问题一:还有就是图5,我是参考DDR3 1.5V的电路模板的。我不太确定我图5的电路是否正确。我是直接将规格书里1.5V改成1.35V,0.75V改成0.675V.问题二:想可以有1V/8A的输出,是否有可以推荐的电路。最好也跟TLV62130一样,有个PG信号