The TPS568215 operates using the adaptive on-time PWM control with a proprietary D-CAP3™ control which
enables low external component count with a fast load transient response while maintaining a good output
voltage accuracy. At the beginning of each switching cycle the high side MOSFET is turned on for an on-time set
by an internal one shot timer. This on-time is set based on the converter’s input voltage, output voltage and the
pseudo-fixed frequency hence this type of control topology is called an adaptive on-time control. The one shot
timer resets and turns on again once the feedback voltage (VFB) falls below the internal reference voltage (VREF).
An internal ramp is generated which is fed to the FB pin to simulate the output voltage ripple. This enables the
use of very low-ESR output capacitors such as multi-layered ceramic caps (MLCC). No external current sense
network or loop compensation is required for DCAP3™ control topology.
PWM控制模式的原理是不是,由内部定时器来决定上管的Ton,内部定时器由输入输出电压和工作频率决定,也就是占空比。
然后当上管的Ton结束后,上管关断,下管导通,电感释能,输出电压减小,FB脚电压减小,当FB脚电压低于误差放大器的参考电压时,内部定时器重新计时工作。
然后产生一个内部斜坡反馈到FB脚来模拟输出电压纹波?
这个是我的理解,不知道对不对,然后就是那个内部斜坡是怎么模拟输出电压纹波的就不是很懂了。
Frank Xiao:
你好,
你开始说的原理是对的,这是针对输出纹波大的情况,但是为了降低输出电压纹波,我们需要做模拟出一个输出电压纹波加到FB上来实现,谢谢。
shipeng zhang:
回复 Frank Xiao:
黄色的是下管的应力波形,绿色的是输出纹波。出现这种情况应该是我环路响应速度太慢所导致的,当我FB脚低于Vref时,内部计时器重新计时,上管导通,但我环路响应太慢,导致内部计时器结束后,FB脚的电压还是低于Vref,所以内部计时器又重新复位计时了。
但波形上可以看出的是 输出纹波到达0的时候,内部计时器就会复位重新计时。也就是说输出纹波到达0的时候,FB脚电压就会低于了Vref。
这一点不是非常的理解,而我觉得这个和内部的模拟的输出电压纹波有关,所以我想更加了解一下内部模拟输出电压纹波是怎么实现的。
Iven Su:
回复 shipeng zhang:
你好,
TPS568215采取的是DCAP3的控制方式,建议你可以去TI官网上这种控制方式的Application note看一看,如果环路不稳,观察波形的意义不大。
shipeng zhang:
回复 Iven Su:
产生这个现象的原因是,我外加了一个磁场干扰,这个干扰影响到了产品的环路,所以我想知道有没有可能是干扰到了IC的控制模式,或者是干扰到了产品反馈信号的传输。
Iven Su:
回复 shipeng zhang:
你好,
因为内部控制基本是根据环路反馈来工作,如果环路被干扰,一般是FB脚进入噪声,内部控制同样会被干扰。
Johnsin Tao:
回复 Iven Su:
Hi噪声一般从FB进入,模式不会改变,但是稳定性变差。
Vental Mao:
回复 shipeng zhang:
控制方式不会被干扰,无非是噪声引入FB管脚造成控制混乱,从而引起异常