上边两个图分别是纹波和参考电路图;纹波目前有800mv.
我手机的图片是正的,传上去就反了,各位多担待
answer:
只看到了电路图,而且照片放倒了,需要重新传一下
Johnsin Tao:
回复 answer:
Hi
注意电路图中采用的陶瓷之类的低ESR电容,此时是用外部补偿。
测试时间可以在输出增加一个0.1uF陶瓷电容,波形上的峰刺史测试造成的。
KW X:
亲,这是典型功率地线处理n不良。建议按单电接地原则弄下。
上边两个图分别是纹波和参考电路图;纹波目前有800mv.
我手机的图片是正的,传上去就反了,各位多担待
只看到了电路图,而且照片放倒了,需要重新传一下
回复 answer:
Hi
注意电路图中采用的陶瓷之类的低ESR电容,此时是用外部补偿。
测试时间可以在输出增加一个0.1uF陶瓷电容,波形上的峰刺史测试造成的。
亲,这是典型功率地线处理n不良。建议按单电接地原则弄下。