我配置了32k采样,vref为2.4V,PGA=6,输入为0-400mv的信号,得到的结果有170mv左右偏置电压;
改用别的也有偏置;
请问手册上说的噪声和偏置不是uV级的吗
Marvin Feng:
你好!
如果单纯从ads1298偏置电压看的话,从P18的Figure 15可以看到,当PGA=6的时候,其偏置电压大概只有250uV左右。故推测可能会由周边电路带来的一个偏置。
问一下,你的参考电压源是如何获得的?是不是稳定的?其次的话,想了解一下你的输入信号是如何获得的,是运放放大得到的?还是直接使用稳压电压源之类的。
mi xue:
回复 Marvin Feng:
参考电压源VREF是采用内部产生的2.4V电压;
输入信号我用信号发生器和运放的输出都尝试过,都会有一定的偏置
还有一下两个问题想咨询一下:
1.信号在PGA=1的时候,输出还比较正常;但是总是会有100mV以上的偏置;(和示波器对比)
当PGA=6的时候 输入为0~0.4V,测出的值是0~0.1V;放大倍数会有这么大影响吗?
2.外部AVCC和DVCC供3.3V,AVSS和地相连;
是不是这样配置不能测负的电压啊?如果要测负电压AVCC和AVSS是不是应该用正负2.5V供模拟会比较好?
Wayne Xu:
回复 mi xue:
第1个问题,PGA设定的值越高,offset会越低,详见datasheet的P18页的Figure 15.
第2个问题,在datasheet的第24页的ANALOG INPUT部分详细介绍了输入电压需要一个共模电压偏置,如下图。
在第26页的Input Common-Mode Range的部分,讲到共模电压由多个参数所决定,输入最大差模电压,电源电压和PGA的增益等。
Marvin Feng:
回复 Wayne Xu:
能否上传你的电路图给看一下吗,如你所述“外部AVCC和DVCC供3.3V,AVSS和地相连;”你的电路中AVCC和DVCC以及AVSS和地之间是不是都是直接连在一起的,建议添加Vcm,将模拟电源与数字电源隔离开,不要直接连在一起,两个地之间可以使用0Ω的电阻隔开。如果直接连在一起,可能会有一些数字电路中的干扰直接串入模拟部分,造成模拟部分的干扰增加。可以先将模拟部分与数字部分隔开再进行相关测试。
其差分的输入电压范围为:±VREF/GAIN,故是可以测量负的电压的。只不过由于Analog input to AVSS要满足AVSS – 0.3 to AVDD + 0.3,故其AVCC和AVSS要进行调整一下,才能测量负值电压。
Decapton Wang:
回复 mi xue:
输入信号的频率是多少?是不是输入频率给高了?建议先按照手册的公式计算出共模范围,然后加直流信号进去,看看结果如何
mi xue:
回复 Marvin Feng:
AVSS和DGND用右上角C24.C25相连;
数字电源:外部恒压源转的3.3V
模拟电源:外部恒压源直接供的3.3V(请问这个模拟电源想我这样不用芯片稳压会不会有影响?)
外部输入信号为信号发生器:信号端接IN8P,地段接IN8N(IN8N是用一个电感接到了数字地这个会不会也有影响?)
如果有影响,那些影响会这么大吗?谢谢您!!
Marvin Feng:
回复 mi xue:
你好!
建议1)外部输入信号添加VCM信号,VCM信号的设置可参看datasheet;
2)对于单端信号而言,VCM下面会接模拟地,故模拟部分的地要全部共到模拟地上,然后数字地与模拟地之间使用0Ω的电阻进行隔离;
3)外部恒压源提供3.3V电压,负载能力只要够的话,应该就没问题的,若你的AVSS接到地的话,那就应该是恒压源的地,也应该作为系统内的模拟地使用;
4)输入部分的电感的地不建议接数字地,建议即使接电感,此处的地也应该接上模拟地。
然后你再调试看一下结果。
Marvin Feng:
回复 Marvin Feng:
补充一点,外部3.3V恒压源供电是稳压电源吗,你可以简单测量一下电源的纹波,如果是稳压电源,那问题不是很大,否则的话,可能会有一些纹波带入电路中,建议可以使用添加一个LDO以获得更好的电源。
对此,可以参看一下这个文档:www.ti.com.cn/…/slvt170.pdf