觉得2812内部AD精度不高,想外扩一片AD芯片,要求2或4个通道,采样率达到10MHZ左右。
有点问题想问一下。
1、一般AD芯片给出的参数中采样率指的是最大采样率吗?
2、2812工作在最高采样频率12.5MHZ时,AD很不稳定,不知道外扩的AD芯片工作在最高采样率时是否稳定?
3、我大概看了一下,许多都是LVDS接口的,这样应该就要用到FPGA或者CPLD了吧。
有没有关于外扩AD的相关资料可以推荐的?
谢谢了。
Decapton Wang:
1. 一般是指最大采样率。
2. DSP内部数字电路噪声太大,很容易耦合到ADC,造成ADC输出不稳定。外扩的ADC受DSP内部电路影响较小,应该可以稳定。
3. 10M的没有,8M,12bit的可以评估一下THS12082,THS1209,与DSP的接口是并行接口。
qin longhui:
回复 Decapton Wang:
如果用并行接口的话,需要用到CPLD或者FPGA吗?如果那个采样率是指最大采样率的话,我就想选一个25MHZ或30MHZ的采样率的AD芯片,但是不知道是不是要用到CPLD或者FPGA。想着如果是并口的话,那数据口直接和DSP的数据口连接,然后其他的片选,时钟等连接到DSP的IO口不是直接就可以了吗?为什么看到网上好多人用CPLD和FPGA的。
可能我的问题太水了,不过因为是新手,您多包含。我在网上查了许多资料,也没有人说为什么要用CPLD或者FPGA的,也没有说什么条件下用这些。所以很迷惑。
谢谢您了。
qin longhui:
回复 Decapton Wang:
谢谢啊!我因为没有外扩过AD,一直用的是DSP的开发板,所以对DSP外扩AD不太清楚。DSP芯片读取ADC的管脚数是够的,就是看到网上好多人外扩AD的话都是用FPGA或者CPLD,所以,我以为外扩AD都是要用到FPGA或CPLD的。如果不用,当然最好了。谢谢你啊,实在太感谢了。