在做CCD的模拟信号采集,预采用TI的VSP5610模拟前端芯片(数据手册 )。现在正在硬件电路的设计阶段。
搞清楚了各个端口的功能,如下图
有疑问的是数字输出功能,当选择数字8位CMOS输出的时候,数字输出的时钟接哪个引脚呢,数字输出的时钟已经被D6,D7占用.
如果使用系统时钟来作为数字输出时钟的话,那么四通道16位的信号要分8次才能输出完,如何有系统时钟8倍频的时钟输出呢
user151383853:
看看是不是 XLSYNC
在做CCD的模拟信号采集,预采用TI的VSP5610模拟前端芯片(数据手册 )。现在正在硬件电路的设计阶段。
搞清楚了各个端口的功能,如下图
有疑问的是数字输出功能,当选择数字8位CMOS输出的时候,数字输出的时钟接哪个引脚呢,数字输出的时钟已经被D6,D7占用.
如果使用系统时钟来作为数字输出时钟的话,那么四通道16位的信号要分8次才能输出完,如何有系统时钟8倍频的时钟输出呢
看看是不是 XLSYNC