我的项目是 LVDS信号输入,SDI信号输出
采用的方案是DS92LV16+LMH0030
图像可以显示,但问题是信号抖动过大,jitter:达到5000PS. 而LMH0030的抖动参数是85ps。我完全是按照数据手册做的电路图,
请问出现这个现象的原因,或是是否有DS92LV16和LMH0030的其他参考电路可供参考
Nick Dai:
Hi,
能否提供一下原理图,另外,请参考一下附件的文档,希望对你有所帮助。
user3992191:
回复 Nick Dai:
非常感谢,附件为原理图,3.3V供电的电源为tps5430
user3992191:
回复 Nick Dai:
非常感谢,附件为原理图,3.3V供电电源为TPS5430,也用过AMS1117
Nick Dai:
回复 user3992191:
LMH0030输出抖动大的原因应该是你用DS92LV16的数据恢复时钟给LMH0030做参考时钟。
DS92LV16的恢复时钟抖动较大,不适合直接给LMH0030做参考时钟,你可以用DS92LV16的恢复时钟去锁定VCXO,然后用VCXO给LMH0030做参考。
我之前上传的附件有这个方案的介绍,只是文档上面用的是LMH0031的恢复时钟来锁定VCXO,原理上是一样的。
user3992191:
回复 Nick Dai:
非常感谢
参考文档但是LMH0031有相位锁定的管脚,而DS92LV16没有相应管脚
那么VCXO的压控端改如何控制呢,如果只用固定电压1.65V控制,那么相位无法匹配
user3992191:
回复 Nick Dai:
按照上述提供的些资料
VCXO,压控端接1.6v电压(或3v电压),输出端接22R电阻连接到DS92LV16的时钟恢复端和lmh0030的时钟端,有图像,但抖动更大
user3992191:
回复 Nick Dai:
1.LMH0031有RBB引脚来控制电压,但是DS92LV16没有
2.测试1:另外在使用示波器测LMH0031加VCXO和不加VCXO,时钟抖动差别不大
3.测试2:DS92LV16的输出时钟经过FPGA修正后输出,看眼图,抖动不变
是否和LMH0030的SDI输出端有关?
user3992191:
回复 Nick Dai:
问题还是没有解决
相关推荐
- AFE58JD32: Verilog Reference Code for Driving AFE58JD32
- ADS1235: ADS1235、ADS1263和AD7190,三款芯片比起来那个精度和抗干扰性更强一些
- AFE58JD28EVM: I want to use TSW14J50EVM to evaluate AFE58JD28EVM, but I can't find the option AFE58JD28 in HSDC Pro.
- AFE58JD28EVM: I want to use TSW14J50EVM to evaluate AFE58JD28EVM, but I can't find the option AFE58JD28 in HSDC Pro.
- AFE58JD28EVM: I want to use TSW14J50EVM to evaluate AFE58JD28EVM, but I can't find the option AFE58JD28 in HSDC Pro. May I ask, where should I find the AFE58JD28 device code?
- ADS1675: ADS1675
- AFE58JD48: 寄存器配置问题
- ADS4249: ADS4249 ANALOG INPUT 最大频率