第一张图片为ads7871端spi四线的波形,第二张图片为测量时各引脚的电压。因为DOUT未加上拉,而是在MTK代码里内部加的上位,不能确定DOUT脚能有效输出。所以就用控制VREF来测试spi通讯。发送指令后,VREF电压还是为低。SCLK为800Hz。
user151383853:
这应该是逻辑分析仪上截获的波形吧, 时钟信号很好, 不能过于相信, 还是要注意一下电平等级的匹配问题.
第一张图片为ads7871端spi四线的波形,第二张图片为测量时各引脚的电压。因为DOUT未加上拉,而是在MTK代码里内部加的上位,不能确定DOUT脚能有效输出。所以就用控制VREF来测试spi通讯。发送指令后,VREF电压还是为低。SCLK为800Hz。
这应该是逻辑分析仪上截获的波形吧, 时钟信号很好, 不能过于相信, 还是要注意一下电平等级的匹配问题.