ADS1247
ADC转换速率就是输出速率吗,Fclk 定义的是什么的频率, Tsclk是什么的周期
Kailyn Chen:
转换速率是指完成一次从模拟转换到数字的转换所需的时间的倒数。为了保证转换的正确完成,采样速率 (Sample Rate)必须小于或等于转换速率,习惯上我们认为转换速率等于采样速率。
Fclk是转换的参考时钟,对于ADS1247来说,即为SPI的时钟, Tsclk为转换周期。
haixu chang:
回复 Kailyn Chen:
Fclk和Tsclk都通过SPI总线由maste控制的吗
haixu chang:
回复 Kailyn Chen:
所以可以认为FCLK=TSCLK的倒数吗
haixu chang:
回复 Kailyn Chen:
FCLK是可以认为是ADC输出速率吗
haixu chang:
FCLK可以认为是输出速率吗
xyz549040622:
回复 haixu chang:
这个不是绝对的,一般来说低速的ADC芯片,FCLK结束后,还需要等待一定的时间,才能转换结束的,需要具体芯片进行具体的分析。
haixu chang:
回复 xyz549040622:
既然FCLK是转换的参考时钟,所以可以认为他是转换速率,那输出速率为什么也是FCLK呢
难道输出速率和转换速率一样吗
user4874129:
两个信号都是输入信号吗?
xyz549040622:
回复 haixu chang:
参考时钟和转换速率是两码事的。参考时钟是基于芯片来说的,任何芯片运行都要基于一个时钟,不然就不知道运行到哪了,比如拉高几个时钟,拉低几个时钟这样的,输出速率是基于结果的,比如1s钟可以输出10个结果,这个就是输出速率或者叫转换速率。