TDC7201的SPI从模式下DOUT无输出响应。片选csb1为0,csb2为1,sclk为11.0592MHz。主读时序 dout1均无输出,dout2未测试,应该一样。急
user5011746:
TDC7201的SPI从模式下DOUT无输出响应。片选csb1为0,csb2为1,sclk为11.0592MHz。主读时序 dout1均无输出,dout2未测试,应该一样。急
user151383853:
除了检查硬件, 焊接和连接还有供电,使能等, 还要检查一下你的时序波形, 另外 DIN 输入了什么?
user5011746:
回复 user151383853:
测试的指令是读00h、03h、08h。均无miso 示波器测量mosi正常 sck正常
spi总线采用FPGA桥接,仅仅是柔性连接一下。设计原为8路tdc7201 即16路spi,测试中仅仅挂接一路 且同一芯片的另外一路spi从 保持 csb为1
user5011746:
回复 user151383853:
采用MCU为 c8051f,硬件SPI接口
Mickey Zhang:
回复 user5011746:
建议您通过示波器测量下SPI时序是否符合datasheet Figure 1的时序。
user5011746:
回复 Mickey Zhang:
测试波形早就测试了没问题