最近我正在用dac38rf89,用到41121模式,该模式下数据格式,如果JESD204b端为FPGA的话,需要发送128bit数据,对应于16*8,即发送8个数,如果我想发送的8个数,为1、2、3、4、5、6、7、8,那么我应该如何安排这8个数,在128bit中的位置呢?
谢谢。
user151383853:
其实这个问题, 跟 FPGA 并没有什么直接关系, 主要还是数据传输的数据帧结构,满足 DAC 要求的时序要求就可以了
xuan guo:
回复 user151383853:
主要是,正确的格式,dac才能正确的识别输出。格式不对,dac出来的结果也不正确