TI中文支持网
TI专业的中文技术问题搜集分享网站

ADS127L01进行设计AD转换电路时,AD芯片DRDY正常,说明AD已经正常转换了,可DOUT信号一直是0

ADS127L01进行设计AD转换电路时,AD芯片DRDY正常,说明AD已经正常转换了,可DOUT信号一直是0,不知道什么原因,看clk,sclk时序也正常,这种情况一般是什么原因在DOUT脚上没有转换数据输出?

chen lei1:

answer:

您好,先从硬件上开始检查一下,首先用示波器观察一下输入信号,输入是否正常,在检查ADC芯片的供电引脚的电压是否正常

chen lei1:

回复 answer:

您好,谢谢回答,检查过了,供电及输入都是正常的,还有其他方面要查的吗?另外请问在使用Spi接口时读采样数据需要发RDATA命令吗?

Kailyn Chen:

回复 chen lei1:

DOUT 为零,还是要从时序入手,比如建立时间,保持时间,delay time等是否都满足串口的转换特性呢?

chen lei1:

回复 Kailyn Chen:

我查过了,应该是满足的。另外请问下,在SPI模式下读转换数据需要发RDATA命令吗?还是说只要DRDY信号由低到高就可以读转换数据

赞(0)
未经允许不得转载:TI中文支持网 » ADS127L01进行设计AD转换电路时,AD芯片DRDY正常,说明AD已经正常转换了,可DOUT信号一直是0
分享到: 更多 (0)