我使用ADC32RF42芯片设计了一块采集板,时钟由LMK04828提供,时钟方案参考EVM板,也能够测到信号。目前在FPGA端无法采集到数据,SYNC信号一直是低电平,使用方式是1.28G采样,12bit分辨率,JESD MODE0=3,bypass mode 。
按照手册10.1.1提供的Initialization Sequence表格,并在ADC32RF45的芯片界面上下载到了sbaa226b.zip压缩包,但是该压缩包内的寄存器配置内容远远超过手册上的内容,完全不知道在做什么,请求提供一个能用的配置文件,谢谢!!!
user151383853:
怎么感觉时钟信号有问题的呢,虽然你测到了信号,但高低电平有没有落在信号可接受的范围內呢,最好用示波器检查一下
junsha zhang:
回复 user151383853:
请问您有没有相关的案例提供参考一下?
junsha zhang:
回复 user151383853:
我的采样时钟差分电平为1Vpp,SYSREF为900mV(差分探头测量),应该是满足要求的。另外,该芯片最低采样率为750MSPS么?
junsha zhang:
回复 user151383853:
手册中要求时钟的输入最小是750M,输入时钟和采样率不是一致的么?
user4857204:
您好,我现在在使用adc32rf45,jesd接口的rx_islocktodata没法锁定,也采集不到数据,您后来问题是怎么解决的