各位专家:
使用DAC5686遇到一些疑问,
1.手册说IO的电平为1.8-V/3.3-V CMOS-Compatible Interface,请问,dac5686的IOVDD可以是2.5V么?我的电路图中,IOVDD为2.5V,DA/DB[15:0]接到FPGA中,FPGA的IO bank的电平为2.5V。
2.在Dual-Bus Mode模式下,DA/DB[15:0]的更新率可以为162.5MHz么?我需要每162.5MHZ的时钟下输出一个DA/DB数据到DAC中。
Annie Liu:
您的问题在E2E英文论坛已有工程师跟进,请继续关注。如果您有进一步的问题,请您继续在下帖中与产品工程师讨论,谢谢。https://e2e.ti.com/support/data-converters/f/73/p/903954/3341311