如上,我就是想问问什么一般都是浮空输入而不是下拉?
Wayne Xu:
浮空的话,信号处于浮动状态,一个影响会增加功耗,另一个他会引入噪声,从而影响相临通道的ADC的精度。
Lance Tu:
对于高速ADC,一般都会要求加入下拉电阻来做阻抗匹配与抗干扰。 不加下拉电阻做匹配高速ADC的SNR与IMD3都会急剧恶化。
Bruce Wei:
楼主能否举个具体的例子,以便于分析。建议楼主发个图片或者链接,说明各自应用。
jim james:
回复 Bruce Wei:
我做过两套数据采集设备,一套用STM32的内置AD,标准例程是将AD输入引脚配置为浮空输入模式的的(有下拉模式)。另一套用FPGA控制AD7482来做采集,但是现在我搞不清输入端该不该加下拉电阻,又有什么区别?加下拉电阻在没有信号的时候输入端为零,除了这个还有什么?